超能网 前天
台积电2nm工艺步入正轨,预计到2025年实现大规模生产
index_new5.html
../../../zaker_core/zaker_tpl_static/wap/tpl_keji1.html

 

前段时间,台积电董事长兼首席执行官魏哲家表示,客户对于 2nm 的询问多于 3nm,看起来更受客户的欢迎。为了应对市场对 2nm 工艺技术的强劲需求,台积电持续对该制程节点进行投资,加快了 2nm 产线的建设,并进一步扩大了产能规划。

台积电在近日对官网上的逻辑制程内容进行了更新,称台积电 2nm(N2)技术开发依照计划进行并且有良好的进展。N2 技术采用第一代纳米片(Nanosheet)晶体管技术,在性能和功耗方面实现了全面的飞跃,预计于 2025 年开始量产。主要客户已完成 2nm IP 设计,并开始进行验证。此外,台积电还开发了 RDL(低阻值重置导线层)、超高效能金属层间(MiM)电容,以进一步提高性能。

台积电 N2 技术将成为业界在密度和能源效率上最为先进的半导体技术,并采用领先的纳米片晶体管结构,其效能及功耗效率皆达到一个新层次,以满足高效能运算日益增加的需求。N2 及其衍生技术将因他们持续强化的市场策略,进一步扩大在该领域的技术领先优势。

了解,台积电在 2nm 制程节点还将引入 GAA 晶体管架构,有望显著降低功耗,提高性能和晶体管密度,带来质的改变。台积电将在今年 12 月的 IEDM 会议上发表的一篇论文,提到了 2nm 制程节点将 HD SRAM 位单元尺寸缩小到约 0.0175 μ m ²。这对于非常依赖于 SRAM 密度的现代 CPU、GPU 和 SoC 设计,带来更大容量的缓存来有效地提升处理大批量数据的能力。

宙世代

宙世代

ZAKER旗下Web3.0元宇宙平台

逗玩.AI

逗玩.AI

ZAKER旗下AI智能创作平台

相关标签

台积电 首席执行官 半导体 gpu
相关文章
评论
没有更多评论了
取消

登录后才可以发布评论哦

打开小程序可以发布评论哦

12 我来说两句…
打开 ZAKER 参与讨论